로고
(검색결과 약 22,753개 중 3페이지)
[학습 지도안] 4)영어-5. It s time for lunch - 나의하루 만들기
리포트 > 교육학    5페이지 
4)영어-5. It s time for lunch - 나의하루 만들기 결재 지도교사 협력교사 ( 영어 )과 교수-학습 과정안 초등학교 4 학년 지도교사: 수 업 일 수업자 단 원 5. It s time for lunch. 교과서 60-61 ( 5 /5 )..
ThePoetsDream
리포트 > 기타    3페이지 
1.원문 The Poet's Dream Percy Bysshe Shelley On a poet's lips I slept Dreaming like a love-adept In the sound his breathing kept; Nor seeks nor finds he mortal blisses-- But feeds on the aerial ..
리포트, 레포트
스와치,스위스시계사업,미국.이론시계사업,브랜드마케팅,서비스마케팅,글로벌경영,사례분석,swot,stp,4p]
리포트 > 경영/경제    22페이지 
INDEX 1. 스와치 어원 2. 스위스 시계산업의 역사(50-60년대) 3. 스위스 시계산업의 강점 4. 미국의 경쟁자 5. 일본의 경쟁자 6. 스위스의 반응 7. 기술의 변화(70-90년대) 8. 일본시계산업 9. 미국시계산..
영문 생산 및 위탁가공 구매계약서(MANUFACTURING AND PURCHASE AGREEMENT)
서식 > 계약서    10페이지 
MANUFACTURING AND PURCHASE AGREEMENT This MANUFACTURING AND PURCHASE AGREEMENT (Agreement) made and entered into this 20th day of September, 2001, by and between ABC Ltd.,a corporation duly orga..
System On Chip 설계 및 응용 - 시계 + 스탑워치 + 시간설정 + 알람설정 구현
리포트 > 공학/기술    47페이지 
최종 프로젝트 Digital Clock 설계 [목 차] 1. 시계 블록도(1page) 2. VHDL 소스 설명(2~42page) ① easy_clock.vhd ② clock.vhd ③ stopwatch.vhd ④ setclock.vhd ⑤ setalarm.vhd ⑥ alarm_dot.vhd ⑥ seven..
[Verilog프로그래밍] 동기식 counter
리포트 > 공학/기술    3페이지 
1. 목적 지금까지 배운 Verilog에 대한 지식을 활용하여 여러 가지 순차회로를 설계함 2. 기초지식 - 여러 가지 순차회로에 대한 동작 이해 레지스터 레지스터는 n-bit 데이터를 저장하는 기억소자이다. 클럭에 동..
생체시계와 텔로미어에 관해서
리포트 > 의/약학    10페이지 
Bio-Clock telomere 생체시계란 무엇인가 정의: 동식물의 다양한 생리, 대사, 발생, 행 동, 노화 등의 주기적 리듬을 담당하고 기능하는 기관으로, 생체리듬의 주기성을 나타내는 생체내에 내재되어 있는 생물학..
[디지털 회로 설계] 4-Bit D Flip Flop 설계
리포트 > 공학/기술    8페이지 
디지털 회로설계 1. 제목 : 4-Bit D Flip Flop 설계 2. 개요 : 1) 목적 : 1 bit flip flop을 통해 4 bit flip flop을 VHDL과 logic gate로 설계한다. 이 과정에서 VHDL의 process의 사용법을 익히고, logic gat..
기초전자전기-모터 제어 실험 보고서
리포트 > 자연과학    10페이지 
모터제어 1. AVR 이란 아트멜 AVR(Atmel AVR)은 1966년 아트멜 사에서 개발된 하버드 구조로 수정한 8비트 RISC 단일칩 마이크로컨트롤러이다. 출시 당시 AVR은 프로그램을 저장하기 위해 이용한 메모리 방식을..
전자공학 실험 - 래치와 플립플롭
리포트 > 공학/기술    12페이지 
래치와 플립플롭 1. 실험 목적 - SR 래치와 D 래치에 대한 논리회로를 이해하고, 각 래치에서 출력을 예측할 수 없는 경우를 분석한다. 주종 JK 플립플롭과 에지트리거 JK 플립플롭의 구조와 동작원리를 이해한다..
[레이저공학] Nd-YAG실험
리포트 > 공학/기술    9페이지 
● Nd-YAG 레이저의 주요 구성부 ○ 공진기(resonator) ○ 반사경 ►전반사경(Full mirror) : 반사율 99.5%이상, 곡률 반경 2m인 오목거울 사용 ►부분 반사경(partial mirror) : 반사율 80%인 평면경을 사용 반사경..
전자회로설계 - 자판기 회로 설계 및 제작
리포트 > 공학/기술    12페이지 
자판기 회로 설계 및 제작 목 차 1. 실험 설계 목적 2. 실험 설계 주제 3. 제품 사양 4. 설계 일정 및 변경 과정 A. 1차 B. 2차 C. 3차 5. 상태도 도출 6. 입력 변수와 상태 변수, 출력 변수 설정 7. 진리표 도출..
[학습 지도안] 2)영어-5. It’s time for lunch - What time is it, It s _____. It’s time for ____.
리포트 > 교육학    5페이지 
2)영어-5. It’s time for lunch - What time is it, It s ___. It’s time for ____. 결재 지도교사 협력교사 ( 영어 )과 교수-학습 과정안 초등학교 2 학년 지도교사: 세계 여러 나라의 시각을 묻고 답할 수 ..
[전자공학 및 실습] PSPICE를 이용한 리플카운터 실습[브레드보드를 이용]
리포트 > 공학/기술    4페이지 
실습목표 4-bit 2진 리플 카운터와 4-bit BCD 리플 카운터를 PSPICE 프로그램을 이용하여 설계하고 출력 된 파형을 분석해보자. 실습과정 4-bit 2진 리플 카운터 위의 그림은 4-bit 2진 리플 카운터이다. D-FLI..
[디지털 회로설계] 4-Bit D Flip Flop 설계
리포트 > 공학/기술    6페이지 
디지털 회로설계 1. 제목 : 4-Bit D Flip Flop 설계 2. 개요 : 1) 목적 : 1 bit flip flop을 통해 4 bit flip flop을 VHDL과 logic gate로 설계한다. 이 과정에서 VHDL의 process의 사용법을 익히고, logic gate..
  이전    다음