래치와 플립플롭
1. 실험 목적
- SR 래치와 D 래치에 대한 논리회로를 이해하고, 각 래치에서 출력을 예측할 수 없는 경우를 분석한다. 주종 JK 플립플롭과 에지트리거 JK 플립플롭의 구조와 동작원리를 이해한다.
2. 실험 해설
A. Latches/Filp-flops
- 기본적인 기억소자로서 1비트의 정보를 저장할 수 있는 가장 간단한 형태가 래치회로이다. 래치는 모든 입력신호의 변화에 대해 clock 펄스와 관계없이 출력이 언제든지 변화될 수 있는 소자이다. 반면 플립플롭은 clock 펄스에 따라 입력상태가 샘플되어 출력상태를 변화시키는 소자를 일반적으로 일컫는데 혼용해 쓰기도 한다.
B. SR(Set-Reset) latch
- SR 래치에는 NOR 게이트를 사용한 SR NOR 래치 또는 NAND 게이트를 사용한 NAND 래치 형태가 있다. [그림 1]은 각각의 논리도이다.
[그림 1] SR latch
입력
출력
SRQ
00
last Q
last
010110101100
[표 1] 진리표
- 특성표에서 SR NOR 래치 동작 특성은 SR = 00이면 래치의 상태느 s이전의 상태로 유지하고(hold), SR = 01이면 Q=0으로 리셋상태, SR=10이면 Q=1으로 셋상태로 됨을 나타낸다. SR = 11일 때는 SR NOR 래치에서 Q와 가 모두 0으로 나타낸다.
[그림 2] SR latch의 timing 및 그 변수들
C. D latch
- [그림 3]은 D래치로 래치에서 S와 R이 동시에 1이 되는 문제를 해결하고 D의 입력 C가 High가 되는 시간에 지연되어 출력 Q에 전달되도록 한다.
[그림 3] D latch
....
플립플롭과 래치 여러가지 플립플롭과 래채의 동작 및 운용에 대한 실험을 보여주는 보고서이다. 실험을 한 것에 대한 설명과 그 결과가 나타나있고, 결과에 대한 고찰로 분석 등이 있다.
1.저작 : 김기연
2.직접 작성
3.출처는 ..
[디지털공학] 예비보고서 - 플립플롭 1.실험 제목
플립플롭
2.실험 목적
순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK , 주종플립플롭 등을 대상으로 하여 동작 원리를 살펴보고 전반적인 이해를 도모하도록 한다.
3.관련 이론
(1)RS 플..
[디지털 공학] 15 D 래치 및 D 플립-플롭 예비, 결과보고서 15 D 래치 및 D 플립-플롭
■ 실험목표
이 실험에서는 다음 사항들에 대한 능력을 습득한다.
●래치로 SPDT 스위치의 되튐에 의한 영향을 제거하는 방법에 대한 입증
●NAND 게이트와 인버터를 이용한 게이트를 D 래..
논리회로 - 플립플롭 플 립 플 롭
플립플롭과 래치는 두개의 안정된 상태 중 하나를 가지는 1비트 기억소자
플립-플롭
클럭신호가 Rising 할 때만 출력값이 변함.
Edge-triggered 방식으로 동작
래치
Enable 제어신호가 ‘1’인 동안에..
[디지털 설계] 디지털 IC회로 설계 디지털 IC회로 설계
제 4장 클록을 만드는 회로
4.1 CR의 딜레이 발진회로
CR발진회로(74LS04)
(3) C-MOS 2단의 발진 회로(TC74HC04)
(4) C-MOS 3단의 발진 회로
(5) 발진회로를 제어하는 방법
(7) 시미트 트..
[Verilog프로그래밍]D래치, 플리플롭, shift register 1. 목적
Verilog의 연속할당문을 사용한 래치 설계 방법과 always 문을 사용한 동작적 모델링 방
법의 래치, 플립플롭 설계 방법을 익히고 이를 간단한 회로의 설계에 적용한다.
2. 기초지식
- feedback이 있는 da..
디지털 공학-플립플롭ppt 1
디지털공학
2
제 10 장 플립플롭
이 장에서는 디지털 상태(1, 0)로 latch가 되는데 인터 저장회로를 취급하게 된다. 이 새로운 형태의 디지털 회로는 순차회로(Sequential circiut)라고 부른다.
가장 간단한 저..
RS 및 D Flip Flop JK 및 T Flip Flop 발표 자료 RS 및 D Flip Flop JK 및 T Flip Flop
Flip Flop 이란
플립플롭은 두 가지 상태 사이를 번갈아 하는 전자회로이다. 플립플롭에 전류가 부가되면,현재의 반대 상태로 변하며 (0 에서 1 로,또는 1 에서 0 으로), 그 ..
[디지털 회로실험] 비동기 카운터 비동기 카운터
본 실험에서는 리플카운터의 기본형에 대하여 실험하고 모듈의 정의를 소개한다.
1. 서 론
비동기 카운터는 플립플롭을 직렬로 연결하여 구성하며 한 플립플롭의 출력은 그다음 플립플롭의 입력에..
[디지털공학] 플립플롭을 이용한 신호등 제어기 작성 목표 : 플립플롭을 이용한 신호등 제어기 작성.
◆ Flip-Flop
4bit동기 업 카운터를 만들기 위하여 JK F/F를 사용.
●FLIP FLOP-클럭 펄스가 나타나기 바로 이전의 입력이 출력에 반영되어 다음
클럭 펄스가 나타..