디지털 공학-플립플롭ppt

1. 디지털 공학-플립플롭ppt.ppt
2. 디지털 공학-플립플롭ppt.pdf
디지털 공학-플립플롭ppt
1
디지털공학
2
제 10 장 플립플롭
이 장에서는 디지털 상태(1, 0)로 latch가 되는데 인터 저장회로를 취급하게 된다. 이 새로운 형태의 디지털 회로는 순차회로(Sequential circiut)라고 부른다.
가장 간단한 저장회로는 S-R 플립플롭이다. 이들 회로는 투명한 latch로 불리워지는데 그것은 출력이 즉시 응답되기 때문이다. Latch는 때때로 enable 입력을 가지며 S-R 입력 상태를 무시하거나 받아들이는 latch를 제어하는데 이용된다.
3
목 차
S-R 플립플롭
Gate 입력을 가진 D 플립플롭
마스터-슬레이브 JK 플립플롭
D 플립플롭
T 플립플롭
동기식 순차회로
4
10. 1 S-R 플립플롭
S-R latch
111000
Set
Reset
QQ000111
Set
Reset
QQ
(a) NOR gate의 플립 플롭
5
10. 1 S-R 플립플롭
S-R latch
(b) NAND gate의 플립플롭
Set
Reset
QQ6
10. 2 Gate 입력을 가진 D 플립 플롭
D 플립풀롭은 동기 입력을 가진 R-S 플립풀롭을 변형한 것으로 입력신호 D가 그대로 출력 신호 Q에 전달되는 특성이 있다.
NAND gate의 D 플립플롭
QQ2DG7
10. 2 Gate 입력을 가진 D 플립플롭
특성식
8
10. 2 Gate 입력을 가진 D 플립플롭
D flip-flop의 다음 D와 G입력에 대한 출력 Q 를 그리시오.
GQ9
10. 3 마스터-슬레이브 JK 플립플롭
....