리포트 > 자연과학 13페이지
중첩의 정리와 가역정리
1. 실험의 목적
중첩의 원리와 가역 정리를 이해하고 이를 실험적으로 확인한다.
2. 실험 준비물
▶ 멀티 미터 (전류측정)
▶ 직류 전원 장치 (DC Power Supply)
▶ 저항
3. 기초 이..
리포트 > 자연과학 7페이지
1. 목 적
차동 증폭기회로에서 DC와 AC전압을 측정한다
2. 실험장비
(1) 계측장비
오실로스코프
DMM
함수 발생기
직류전원 공급기
(2) 부품
◇ 저항
4.3k
10k
20k
◇ 트랜지스터
2N3823(혹은 등가)..
비지니스 > 경제동향 8페이지
본 컨텐츠는 시장조사, 수요예측 전문업체인 ㈜밸류애드에서 전자집적회로제조업에 대한 시장동향 정보입니다.
작성일자를 반드시 확인하시고, 최근에 작성된 정보를 구매하시기 바랍니다.
본 컨텐츠에서는 ..
리포트 > 공학/기술 10페이지
[실험보고서] 중첩의 정리 실험
1. 실험 목적
▣ 다수의 전원을 포함하는 선형회로의 해석에 유용한 중첩의 정리를 이해한다.
▣ 각각의 전원이 독립적으로 존재하는 회로에 대한 해석결과를 모두 더한 것이 다수의..
리포트 > 공학/기술 6페이지
-자판기 설계-
1.설계 목적
자판기설계의 목적은 기본적인 순차논리회로를 해석하고 직접 설계하는 능력을 키우고 이를 바탕으로 간단하고 실생활에 이용되는 순차 논리회로를 디자인하는 것이다. 순차논리회로..
정보/기술 > 설계/사양서 17페이지
-4- 롤 카렌더 라인에 실제 적용한 회로입니다.
1. 적용시기 : 1990년 설치했으며 2002년 까지 Trouble 없었슴.
2. 구역당 3way 발브 1개 사용 설계로 이탈리아 수입 카렌더에 국내 시공하여 1도C 이내 편차.
3..
리포트 > 공학/기술 6페이지
[전기회로실습]전원의 내부저항, 전압 안정 직류전원, DMM의 내부저항
1. 요 약
우리가 흔히 사용하는 건전지와 DMM에 내부저항이 존재하는데 이 내부저항을 측정하였다. 건전지의내부저항은 약 0.23Ω으로 실제 ..
리포트 > 공학/기술 8페이지
■ 실 험
- AND, OR, NOT 게이트를 통한 논리회로 설계
- 7-segment 켜기
■ 목 표
1.AND,OR,NOT 게이트의 기호와 동작특성을 이해한다.
2.실험을 통해 AND,OR,NOT 게이트의 진리표(Truth Table)를 이해한다.
..
리포트 > 자연과학 8페이지
전자회로실험
( 공통 베이스 및 공통 컬렉터 트렌지스터 증폭기 )
결과보고서
학과
학번
이름
공동실험자
제출일
실험일
가. 공통 베이스 직류 바이어스
a. 그림 18-1의 회로의 전류와 전압을 계산하라...
리포트 > 공학/기술 6페이지
논리회로 설계 및 실험 - 가산기와 감산기
[각 사진마다 LED는 ☆로, 스위치는 ↑로 표시해 놓았습니다.]
⓵ 7486 IC, 7408 IC 으로 구현한 가산기 회로
반가산기는 2개의 2진 입력과 2개의 2진 출력이 필요하다. ..
리포트 > 자연과학 5페이지
목 차
서론
1. 실험 목표
2. 실험 준비물
본론
3. 실험과정 및 결과
결론
4. Discussion
접합 다이오드의 특성
1. 실험목적
반도체의 기본 소자인 Junction Diode(접합 다이오드)의 전압·전류 특성을 실험적으로..
리포트 > 자연과학 5페이지
1.제목
R-C 회로 및 시상수 실험
2.목적
직류전원에 의해 축전기에 전하가 충전되는 양상을 관찰하고, R-C 회로의 전기적 특성을 대표하는 시상수를 측정하여 축전기의 직렬, 병렬연결에 대한 등가 전기용량을 알..
리포트 > 공학/기술 24페이지
실험 목적
- Encoder, Decoder를 이해하고, 특성을 실험으로 익힌다.
- 7 - segment LED decoder를 이해하고, 특성을 실험으로 익힌다.
실험 과정
1.4X2 encoder의 회로를 구현하기 위해 Quartus Ⅱ를 이용하여 인..
리포트 > 자연과학 5페이지
1.제목
R-C 회로 및 시상수 실험
2.목적
직류전원에 의해 축전기에 전하가 충전되는 양상을 관찰하고, R-C 회로의 전기적 특성을 대표하는 시상수를 측정하여 축전기의 직렬, 병렬연결에 대한 등가 전기용량을 알..
리포트 > 자연과학 4페이지
실험목적
1. 지정된 전압, 전류 및 저항조건을 만족하는 병렬회로를 설계한다.
2. 회로를 구성하고 시험하여 설계조건을 만족하는지 확인한다.
이론적 배경
병렬 연결된 저항기들의 총 저항에 관한 수식은 간단..