▷차례
1. 메모리의 정의
2. 메모리의 동작
● Address bus와 data bus
● 메모리의 주소
3. 메모리의 성능 표시
● Access Time (tAC)
● Cycle Time (tCLK)
4. Memory Package 형태상 구분
● Simm과 DIMM
1)SIMM
① 30핀 SIMM
② 72핀 SIMM
2) DIMM
168핀 DIMM
5. Memory Chip의 분류
● RAM (Random Access Memory)
1) SRAM(Static Ram)
- SRAM의 종류
2) DRAM(Dynamic RAM)
- DRAM의 동작에 따른 분류
● ROM (Read Only Memory)
- ROM의 종류
6. Memory의 동작원리
1) Address bus와 Address
2) 메모리 내부 동작
3) 대기상태 (Wait State)
4) 메모리 타이밍
5) FIFO(First-in-First-Out)
6) 패리티와 ECC
7) 캐시 메모리
8) 고속 메모리
1. Memory의 정의
메모리는 데이터를 기억하는 장치로서 반도체 칩은 크게 메모리분야와 비 메모리 분야로 나뉜다. 메모리 분야에서 대표적인 것은 DRAM으로서 대량생산을 통한 원가절감으로 상대적으로 가격이 싸면서도 범용으로 사용할 수 있는 칩이며 비 메모리 분야는 ASIC으로 원하는 기능만을 집어넣어서 특별한 프로세서를 만드는 것으로 대표적인 예가 CPU이다.
....
[디지털논리회로] TTL[Transistor Transistor Logic]에 대해서 TTL(Transistor Transistor Logic)
디지털논리회로
TTL(Transistor-Transistor logic)소자는 디지털회로에서 사용되는 각종 논리용 소자 중에서, 입력을 트랜지스터로 받아들이고, 출력 또한 트랜지스터인 소자를 ..
디지털논리회로 실습 보고서 - 코드 변환기 논리회로 실습 보고서 - 코드 변환기
7486 IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7486의 7번 핀은 접지하고, 14번 핀은 +5V의 전압을 인가한다. B4, B3, B2, B1, B0에 입력신호를 표와 같이 변화시키..
디지털논리회로 - 고속 동작 곱셈기 설계 1. 제목: 고속 동작 곱셈기 설계
2. 목적
고속 동작 곱셈기의 설계를 통해 곱셈 과정에 있어서 shift and add를 이해하고 곱셈기 구현을 위한 여러 가지 기법들을 익히며 sequential circuit의 설계 흐름을 숙지..
RAM과 ROM의 비교 주기억장치(main memory)는 컴퓨터가 동작하는 동안 데이타와 프로그램을
저장하고 있는 비교적 크고 빠른 속도의 메모리이며, 반도체 집적 회로 기술을
바탕으로 한다.
RAM은 두 가지 종류가 있는데, 정적(s..
디지털논리회로 실습 보고서 - 인코더와 디코더 논리회로 실습 보고서 - 인코더와 디코더
7408 IC와 7404 IC 핀 배치도를 참조하여 그림과 같은 디코더 회로를 구성한다. 7408과 7404의 7번 핀은 접지하며, 14번 핀은 +5V의 전압을 인가한다. 입력 A,B의 상태..
디지털논리회로 실습 보고서 - 가산기와 감산기 논리회로 실습 보고서 - 가산기와 감산기
7486 IC와 7408 IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7486과 7408의 7번 핀은 접지하며, 14번 핀은 +5V의 전압을 인가한다. 입력의 상태를 표와 같이 변화시..
디지털논리회로 실습 보고서 - 불 대수와 드모르간의 정리 논리회로 실습보고서 - 불 대수와 드모르간의 정리
7400 IC 핀 배치도를 참조하여 4개의 NAND 게이트 중 2개를 선정하여 아래 회로를 구성한다. 7400의 7번 핀은 접지하고, 14번 핀은 +5V의 전압을 인가한다. 1..
디지털논리회로 실습 보고서 - 불 대수와 드모르간의 정리 논리회로 실습보고서 - 불 대수와 드모르간의 정리
7400 IC 핀 배치도를 참조하여 4개의 NAND 게이트 중 2개를 선정하여 아래 회로를 구성한다. 7400의 7번 핀은 접지하고, 14번 핀은 +5V의 전압을 인가한다. 1..
디지털논리회로 실습 보고서 - 논리식의 간소화 논리회로 실습 보고서 - 논리식의 간소화
다음 그림과 같이 3개의 입력을 가지는 Majority function(입력 변수 중 다수가 논리 ‘1’을 가질 때 출력변수는 논리 1이 된다)을 이행하는 논리회로가 있다.
xyzF0001..
[디지털논리회로] 4비트 덧셈뺄셈기 회로 구현 기초부터 응용까지 Verilog HDL
- 다음은 4비트 덧셈 뺄셈기의 논리 회로 이다.
1. 위의 논리 회로를 Gate level modeling 방법을 사용하여 Verilog 코드를 코딩하시오.
Gate level modeling
module Add_Subtra..